Guia prático para ativar o suporte a HDMI no BeagleV Ahead com kernel Linux principal. Aprenda a configurar a Device Tree, carregar os módulos DRM do SoC TH1520 e resolver problemas comuns de detecção de monitor neste SBC RISC-V de código aberto.
Guia prático para ativar o suporte a HDMI no BeagleV Ahead com kernel Linux principal. Aprenda a configurar a Device Tree, carregar os módulos DRM do SoC TH1520 e resolver problemas comuns de detecção de monitor neste SBC RISC-V de código aberto.
Red Hat's Marcin Juszkiewicz reveals that current RISC-V SoCs are up to 5x slower than x86_64 for compiling Fedora packages like Binutils. We analyze the benchmark data, explore next-gen hardware like Milk-V Titan, and discuss the critical infrastructure hurdles RISC-V must overcome to become a primary Fedora architecture. Will the performance catch up?
zicfilp instruction, kernel patches, and what this milestone means for securing against ROP attacks in the open-source CPU architecture.
Discover how new Linux kernel patches enable mainline support for Tenstorrent's Blackhole RISC-V PCIe accelerators. Explore the technical specs, pricing for P100 & P150 cards, and the impact on datacenter computing and open-source hardware development.
GlobalFoundries acquires MIPS to scale RISC-V innovation, combining semiconductor manufacturing prowess with CPU architecture expertise. Discover how this deal reshapes the future of intelligent computing.
Discover the Andes Voyager RISC-V development board featuring a quad-core AX45MP CPU, PCIe 4.0, and NX27V vector processor. With mainline Linux support in progress, it’s a powerful platform for AI, HPC, and embedded systems. Explore its potential today.
getrandom() via vDSO no Linux 6.16 para RISC-V melhora desempenho e segurança. Benchmarks mostram redução de latência e maior eficiência para criptografia e sistemas embarcados. Saiba mais sobre o impacto dessa atualização
A SiFive, líder em inovação RISC-V, anunciou o lançamento do HiFive Premier P550, uma nova placa de desenvolvimento RISC-V, que estará disponível para os desenvolvedores a partir de julho de 20241.
Embora o suporte upstream do kernel Linux para RISC-V continue a melhorar com os novos recursos do ISA, o suporte para mais SoCs RISC-V e outros aprimoramentos, em algumas áreas o código RISC-V de código aberto continua a acompanhar os outros arquiteturas maduras suportadas pelo kernel do Linux. Uma das áreas ainda pendentes é habilitar o suporte KASLR para RISC-V no Linux para aumentar a segurança do sistema.
Espera-se agora que o suporte para Vector ISA do RISC-V seja mesclado para a próxima janela de mesclagem do kernel Linux 6.5 .
Um dos recursos ausentes do RISC-V agora em vigor para o kernel Linux 6.4 em desenvolvimento é o suporte à hibernação do sistema de Hibernation / Suspend-To-Disk
Sendo mesclado hoje no compilador GCC 13 está o conjunto de extensões do fornecedor T-Head para o RISC-V ISA. Este conjunto de extensões de fornecedores foi projetado para aumentar o RISC-V ISA e fornecer recursos mais rápidos e com maior eficiência energética.
As atualizações da arquitetura RISC-V foram mescladas neste sábado para a janela de mesclagem do Kernel Linux 6.3 .